• 통큰쿠폰이벤트-통합
  • 통합검색(447)
  • 리포트(446)
  • 시험자료(1)

"논리회로실험(아주대)" 검색결과 281-300 / 447건

  • [결과]실험1. Basic Gates
    NOR gate를 이용하여 3-input gate로 구성하여 논리 연산이 제대로 되는지 확인하는 실험 이었다. gate들의 출력단자를 통해 LED를 연결하여 L1과 L2 논리 값 ... 들이 어떻게 작동하는지 알아보고 Boolean equation과 De Morgan‘s Law에 대하여 알아보는 실험이었다. bread board를 통해서 회로를 구성하고 저항과 LED ... 를 연결하여 논리 연산의 결과 값을 예상 값과 비교해 보았다. 실험1의 경우에는 예상 했던 논리 값들과 같은 값들이 나왔다. 하지만 실험2에서는 예상 값과 달라서 잘못된 점을 찾기 위해
    리포트 | 8페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험2. CMOS 회로의 전기적 특성
    2. CMOS 회로의 전기적 특성1. 실험과정 및 결과?실험1.- 이번 실험은 Inverter의 입력 및 출력의 특성을 알아보는 실험이었다. 그림과 같이 회로를 구성한 뒤에V ... 은 CMOS의 전기적 특성을 알아보는 실험이었다. bread board를 통해서 회로를 구성하고 오실로스코프를 통하여 그래프가 어떻게 나타나는지 확인해보았다. 실험1은 Inverter ... _{CC}와V _{IN}을 4.5V로 설정한다. 그 다음 오실로스코프의 출력모드를 X-Y모드로 설정하여 CH1의 값을 0V로 바꾸고 다시 4.5V로 바꾸면서 좌표를 확인하는 실험
    리포트 | 3페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험2. CMOS 회로의 전기적 특성
    2. CMOS 회로의 전기적 특성?실험목적1. CMOS 회로의 전기적 특성을 이해한다.?실험이론? Logic levels & DC noise margins(논리 소자의 logic ... -trigger inverter)④실험과정 및 예상 결과?실험1(Inverter의 입출력 특성 확인)- 회로를 구성하고V _{cc}와V _{IN}를 4.5V로 설정한다. 오실로스코프의 출력 ... 까운 값으로 떨어질 것이고 H에서 L로 갈 때에는 1.6V에서 급격하게 0V에 가까운 값으로 떨어질 것이다.?실험3-1(CMOS의 DC 특성 확인(R _{n} 계산))- 회로
    리포트 | 4페이지 | 1,500원 | 등록일 2013.09.28
  • [결과]실험4. Multiplexer & Demultiplexer
    로 구성한 회로와 결과는 차이가 없기 때문에 1과 같은 실험값을 얻을 수 있었다. 실험1회로실험2의 Logic diagram에서 Enable이 0일 때 작동하게 하면 따로 전압 ... 을 걸어주지 않아도 되므로 enable에 인버터를 사용하여 회로를 구성한 것 같다.?실험3.INPUTOUTPUTDS _{0}S _{1}Y _{0}Y _{1}Y _{2}Y _{3}0 ... 하는 실험이었다. NOT gate와 3-input AND gate를 사용하여 아래 회로를 구성하였다. Demultiplexer는 하나의 데이터입력을 스위치신호에 따라 여러 개의 출력선
    리포트 | 8페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험4. Multiplexer & Demultiplexer
    하는 회로이며 데이터 분배기라고 불린다. 즉, 1개의 입력을 갖고 4개의 출력물이 있는데 S1과 S0에 의해서 그 중 하나만 선택해서 출력하는 회로이다.?실험부품? DC 전원공급 ... +5V+5V0001?실험(Demultiplexer)- Enable을 갖는 1x4 디멀티플렉서를 74HC11과 74HC04를 이용하여 회로를 구성한다. 데이터 입력 D는 enable ... 4. Multiplexer & Demultiplexer?실험목적1. 멀티플렉서(Multiplexer)와 디멀티플렉서(Demultiplexer)의 원리를 이해하고 실험을 통해 동작
    리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • 실험2결과 CMOS
    [실험2] CMOS 회로의 전기적 특성1. 실험 결과실험1) Inverter의 입출력 특성 확인20mV 1V3.5V 5V74HC04의 NOT gate를 사용하여 Inverter ... . Abnormal 영역이 명확하게 보인다.실험2) Schmitt-trigger의 입출력 특성 확인20mV 1.5V2V 5V실험1)의 회로와 정확하게 일치하되, 사용하는 IC가 SN ... 되어 출력으로 나타나는 모습을 보여준다. Abnormal 영역이 전혀 보이지 않는다.실험3-1) CMOS의 DC 특성 확인(Rn 계산)CMOS회로를 구성하는 요소 중, Rn의 값을 구
    리포트 | 6페이지 | 3,000원 | 등록일 2014.05.13
  • 실험2예비 CMOS
    [실험2] CMOS 회로의 전기적 특성1. 목적- CMOS 회로의 전기적 특성 이해2. 이론- 논리 소자의 logic level 판정 방식V_OHmin - High를 출력할 때 ... - CMOS의 동작 속도(천이 시간-Transition time):논리회로의 출력이 하나의 상태에서 다른 상태로 변하는 데 걸리는 시간을 Transition Time이라 한다. 가장 ... - CMOS회로의 전기적 동작:CMOS 회로는 PMOS 반도체와 NMOS 반도체가 결합되어 있어서 입력전압을 HIGH로 하면R _{p} 쪽 저항은 1MΩ 이상으로 증가하여V
    리포트 | 6페이지 | 2,000원 | 등록일 2014.05.13
  • [예비]실험5. Decoder & Encoder
    )? 74HC148(8-to-3 line Octal Priority Encoder)④실험과정 및 예상 결과?실험1.- 74HC08과 74HC04를 이용하여 아래의 encorder 회로 ... 5. Decoder & Encoder?실험목적1. 디코딩(Decoding)과 인코팅(Encoding)의 코드 변환 동작에 관해 실험하고 동작원리를 이해한다.?실험이론? 디코딩 ... 의 입력선 중에서 하나가 선택되면 그에 따른 n개의 출력 선으로 2진정보가 출력되는 회로이다. 인코더는 무언가를 암호화하는 역할을 하는데 여기서는 암호화라고 하기 보단 자료를 전달
    리포트 | 5페이지 | 1,500원 | 등록일 2013.09.28
  • 실험4예비 MUX&DMX
    [실험4] Multiplexer & Demultiplexer1. 목적- 멀티플렉서(Multiplexer)와 디멀티플렉서(Demultiplexer)의 원리를 이해하고 실험을 통해 ... 한다.2. 이론MUX는 디지털통신의 다중화장치인 Multiplexer의 약자로, 여러 입력 신호 중 선택제어 신호에 의해 어느 하나의 입력신호를 출력신호에 전달하는 데이터 선택 논리 ... 회로이다. 주로 원격지에 위치한 다수의 단말을 하나의 통신회선에 집약하여 센터측 호스트 컴퓨터에 연결하는 용도로 사용한다. STDM MUX와 TDM MUX가 주로 데이터통신에 이용
    리포트 | 5페이지 | 3,000원 | 등록일 2014.05.13
  • 실험1예비 Basic Gates
    [실험1] Basic Gates1. 목적- Logic gate를 이해한다.- Logic 회로 구성 법칙을 이해한다.- Boolean equation을 이해한다.- De ... gate: 논리 연산을 수행할 수 있는 회로로써, NOT, OR, AND, XOR 등의 논리 연산을 수행한다.- Logic value: L(Low)값과 H(High)값으로 구분 ... 의 기판 위 또는 기판 내에 일체화시켜 특정한 전자 회로 기능을 실현시킨 것이다. 실험에 사용할 IC는 74HC00, 74HC02, 74HC04, 74HC05, 74HC08, 74
    리포트 | 6페이지 | 2,000원 | 등록일 2014.05.13
  • 실험4결과 MUX&DMX
    결과가 같아짐을 짐작할 수 있다.실험에서 만든 Demultiplexer는 4X1인 단순한 형태이다. 단순 논리 소자를 이용한 회로와 IC를 사용한 결과 모두 예상과 들어맞았다.3 ... 하면 손쉽게 만들어낼 수 있다. 앞서 실험회로와 정확하게 동일한 I/O 특성을 보인다. Multiplexer IC는 다양한 곳에 사용될 수 있는데, 데이터를 저장하고, 읽어내어 처리 ... 회로를 완성해야 하는 실험이었다. 올바르게 실험하였다면 Select signal을 조절할 때 출력 Y0~Y3중 하나가 선택이 되고, 그에 따라 회로 출력부분의 저항값에 변화
    리포트 | 6페이지 | 3,000원 | 등록일 2014.05.13
  • 실험1결과 Basic Gates
    )}ABXYZ00101010101011111111(0 0) (0 1)(1 0) (1 1)3가지 종류의 칩을 사용해 회로를 만드는 실험이었다. 입력은 A와 B, 출력은 X, Y, Z이 ... 다. 붉은색 발광 다이오드를 사용해 출력값의 on/off 상태를 바로 나타낼 수 있도록 회로를 구성하였다.2. 고찰실험1) 3-input gate 만들기하나의 칩을 bread board ... 말썽을 부려 실험이 두어 번 중단되긴 했지만, 회로는 완벽하게 동작하였다. 실험2의 회로는 입력 A와 B가 여러 번 사용되기 때문에 한 곳으로 묶어 입력값을 변화시킬 때 좀 더 편하
    리포트 | 5페이지 | 3,000원 | 등록일 2014.05.13
  • [결과]실험3. 가산기 & 감산기
    하여 반가산기를 구성해보고 A와 B의 입력 값에 따른 출력 값 S와 C를 알아보는 실험이었다. AND gate는 입력이 둘 다 1일 때만 논리 값 1을 출력하고 나머지 경우에는 0 ... 구조 및 동작원리를 알아보는 실험이었다. 각 각 bread board를 통해서 회로를 구성하고 LED를 통해서 입력 값에 따른 출력 값이 어떻게 되는지 확인해보았다. 실험1은 반가산 ... 이 어떻게 되는지 알아보았다. 실험4에서는 전감산기를 반감산기 2개와 OR gate를 이용해 구성해보고 입력 값에 따른 출력 값이 어떻게 되는지 확인해보았다.반가산기와 반감산기의 회로
    리포트 | 6페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험10. DAC & ADC converter
    10. D/A & A/D converter?실험목적1. D/A와 A/D 변환기 회로의 구성과 동작 원리에 대해 이해한다.?실험이론D/A & A/D converter는 analog ... ounter)? OP amp(741)④실험과정 및 예상 결과?실험1. DAC- 실험1에서는 위와 같이 D/A converter회로를 구성한다. 먼저 카운터 부분의 출력 QA, QB, QC ... 신호를 digital신호 또는 digital 신호를 analog신호로 변환해 주는 회로를 말한다. DAC는 digital신호를 analog 신호로 만들어주는 회로를 말
    리포트 | 6페이지 | 1,500원 | 등록일 2013.09.28
  • [예비]실험3. 가산기 & 감산기
    의 기본 구조 및 동작원리를 이해한다.?실험이론? 반가산기(Half Adder)- XOR gate는 두 개의 입력이 다를 때 논리 값 1을 출력하고 두 개의 입력이 같으면 0을 출력 ... HC04(inverter)④실험과정 및 예상 결과?실험1- bread board판에 XOR gate 하나와 AND gate 하나를 이용하여 반가산기 회로를 구성하고 모든 조합 ... 에 따른 결과 값을 확인한다.INPUTOUTPUTABSC*************101?실험2- bread board판에 반가산기 2개와 OR gate 하나를 이용하여 전가산기 회로
    리포트 | 4페이지 | 1,500원 | 등록일 2013.09.28
  • 실험9결과 DAC&ADC
    or 접속이라고 한다. 단 하나의 풀업저항만 있어도 상관 없으며, 이는 실험 노트에 제시된 회로에서 확인할 수 있다.두 IC의 이러한 장/단점을 잘 살리기 위해 7404는 논리 회로 ... 부터 9까지의 10진 숫자를 Clock signal에 맞추어 2진법으로 바꾼 후 이를 전압 차이로 바꿔주는 Digital to Analog 회로를 구성하였다.실험 2) ADC실험 1 ... 실험) ADCLadder type의 ADC회로이다. 입력단자 시작부와 마지막 저항을 R/2를 연결하고, 각 R 단계마다 OP amp를 연결하여 Digital 신호를 분류해낸다
    리포트 | 6페이지 | 3,000원 | 등록일 2014.05.13
  • 실험8결과 Counter
    에서는 대신 NAND gate를 사용하였다.위는 해당 실험 회로와 같되 출력 부분이 추가된 그림이다. GA부터 GD까지 다이오드를 연결하여 Clock 입력에 따라 하나씩 세는 것 ... Output)실험 7에서 다루었던 Shift register와 이번 실험에서 다루는 counter를 조합하여 SIPO 인터페이스를 구성하였다. 회로 좌측 Shift register는 J ... [실험8] CounterCLKAA'BB'A'B'AB'A'B'AB1. 실험 결과실험 1) 2단 2진 CounterJ-K F/F을 가지고 있는 74HC76 IC 2개를 연결하여 비
    리포트 | 7페이지 | 3,000원 | 등록일 2014.05.13
  • 실험3결과 ADD&SUB
    실험에서 수행한 크게 두 가지의 대표적인 연산 회로논리적 연산을 수행하는 모든 종류의 컴퓨터 속에 내장된 ALU의 가장 기본적 요소라고 할 수 있다. 굉장히 중요하고, 광 ... 았다. 논리회로 수업에서는 오직 이론상으로만 알고 있던 반면, 실험을 통해 짠 이 회로가 우리가 사용하는 PC, Mac, 스마트폰에서 초당 수억, 수십억회의 연산 과정에 사용 ... _{o} = bar{A} B+ bar{A} B _{i} +BB _{i}뒷단의 위치에 빌려준 1을 고려하며 두 비트의 뺄셈을 수행하는 논리회로인 전감산기 회로이다. 빌림수 입력을취급
    리포트 | 5페이지 | 3,000원 | 등록일 2014.05.13
  • 실험3예비 Adder&Subtracter
    되는 논리 회로의 하나. 반 덧셈기라고도 한다. 반가산기는 2개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다. 덧셈해야 할 2개의 비트를 받아서 2개의 출력 ... 에는 LED를 연결해서 HIGH/LOW를 판별하는데, 반드시 저항을 직렬로 연결해서 LED에 과도전류가 흐르지 않도록 한다. 컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위한 논리 회로 ... [실험3] Adder & Subtracter1. 목적- Logic gate를 이용해서 가산기(adder)와 감산기(subtracter)를 구성한다.- 디지털 시스템의 기본 요소인
    리포트 | 4페이지 | 2,000원 | 등록일 2014.05.13
  • 실험5결과 ENC&DEC
    이 장점이다. 아래는 74HC42의 내부 논리 게이트의 모습이다.실험을 통해 원하는 결과를 정확히 얻어낼 수 있었다. 4 bit BCD code를 Decimal로 바꾸는 경우를 눈 ... 을 나타냈다. 실험이 끝날 때 까지 원인을 찾지 못했지만, D0~D3까지는 매우 잘 작동을 하였다. 나머지 D4~D7까지는 정상작동하지 않은 것으로 보아, 3번째 input Z에서 회로 ... [실험5] Encoder & Decoder1. 실험 결과InputD1D2D3D*************1001001110001) 2X4 Decoder(0 0 0 0 0 1) (0
    리포트 | 6페이지 | 3,000원 | 등록일 2014.05.13
  • 유니스터디 이벤트
AI 챗봇
2025년 01월 16일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:31 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감