• 통큰쿠폰이벤트-통합
  • 통합검색(1,230)
  • 리포트(1,111)
  • 자기소개서(87)
  • 시험자료(19)
  • 방송통신대(6)
  • 논문(3)
  • 서식(2)
  • 이력서(1)
  • ppt테마(1)

"디지털논리실험및설계" 검색결과 81-100 / 1,230건

  • 122. (전공_PT 주제) 반도체 디지털 회로설계 의 개념과 기술동향을 설명한 후, HDL 코딩에 관하여 설명하시오.
    하는 직무를 의미합니다.기술 동향반도체 디지털 회로 설계 기술의 최근 특기할 만한 변화는 다음과 같습니다:고성능 및 저전력 요구 사항이 증가하였습니다.새로운 재료와 소자 기술이 부상 ... (122. 전공_PT 주제) 반도체 디지털 회로설계 의 개념과 기술동향을 설명한 후, H D L 코딩에 관하여 설명하시오.본 질문과 답은 반도체 관련 삼성전자(DS)와 SK ... 된 주제들 중의 하나로서 철저한 준비를 돕고자 마련한 것입니다.변형된 출제나 질문에 대해서도 대비하시려면 더욱 다양한 예제들을 접하시기 바랍니다.I. 개념반도체 디지털 회로 설계
    자기소개서 | 8페이지 | 3,000원 | 등록일 2023.06.09 | 수정일 2024.06.05
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 결과보고서
    아날로그 및 디지털 회로 설계 실습결과보고서설계실습 9. 4-bit Adder 회로 설계소속중앙대학교 창의ICT공과대학 전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜 ... 에 따라 출력이 결정되는 조합 논리 회로를 설계하는 방법을 익히고, 조합 논리 회로의 가산기 회로 중 전가산기 회로를 설계하였다. 또한 기존의 실험실습과는 다르게 DMM을 통해 입 ... 2023.11.16제출날짜2023.11.234-4. 설계 실습 내용 및 분석4-4-1. 설계한 전가산기 회로의 구현 (2-level 로직 회로)설계실습계획서에서 그린 2-단계 전가산기
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab02(예비) / 2021년도(대면) / A+
    . 실험 이론(1) ASICa. ASIC의 이해- 특정한 전자/정보통신 제품에 사용할 목적으로 설계된 비메모리 반도체 칩으로, 복잡한 큰 디지털 시스템은 앞서 소개한 TTL 등 ... 하여 디지털 회로를 디자인 하기에 앞서 Schematic 설계를 수행해 본다. Schematic 설계는 ISE가 제공하는 여러가지 종류의 logic gate 심볼을 직접 불러와서 배치 ... 하고 연결함으로써 디지털 회로를 디자인하고, Schematic 방식으로 설계한 logic을 최종적으로 FPGA Device Configuration까지 수행해서 동작을 확인한다.나
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.16
  • Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증 예비레포트
    Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증예비레포트1. 실험 제목1) Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증2. 실험 ... - Field Programmable Gate Array(FPGA) board의 용도 및 기능을 파악하고 설계Digital IC를 검증하는 방법을 익힌다.3. 관련 이론1 ... 주제1) Verilog HDL을 이용한 로직게이트 설계 및 FPGA를 통한 검증- Hardware Description Language(HDL)을 이해하고 그 사용방법을 익힌다.
    리포트 | 4페이지 | 1,000원 | 등록일 2022.08.26 | 수정일 2022.08.29
  • 2023상반기 현대자동차 R&D 합격 자소서
    이해를 길렀습니다. 발생하는 에러들을 word파일로 정리하여 동일 에러 발생 시 빠르게 해결 했습니다.2) 디지털 회로실험 A0 : 한 학기동안 FPGA구조를 설계 ... 하는 역량을 길렀습니다.3) 아날로그 회로실험 A+ : 브레드보드와 오실로스코프 등을 이용해 R, L, C회로와 증폭기를 설계 하고 검증했습니다. 전력 입출력 및 전압 분배에 대한 이해 ... ) 디지털 시스템 설계 A+ : VHDL을 이용해 디지털 시계 entity와 내부 아키텍처 개발을 한 학기 간 수행했습니다. 플리플랍과 같은 내부구조에서 일어나는 타이밍 이슈에 대한
    자기소개서 | 3페이지 | 3,000원 | 등록일 2023.07.12
  • 디지털논리회로실험 논리게이트 실험 레포트입니다.
    를 이용한 회로 설계? 제작한 회로 멀티미터기를 이용한 시뮬레이션? 시뮬레이션 결과 확인 후 실험값 확인결과정리디지털 회로실험 이론 및 실험- NOT 게이트- NOT 게이트는 입력 ... 게이트 이론 이해? TTL 7404를 이용한 회로 설계? 제작한 회로 멀티미터기를 이용한 시뮬레이션? 시뮬레이션 결과 확인 후 실험값 확인결과정리디지털 회로실험 이론 및 실험 ... ? TTL 7408를 이용한 회로 설계? 제작한 회로 멀티미터기를 이용한 시뮬레이션? 시뮬레이션 결과 확인 후 실험값 확인결과정리디지털 회로실험 이론 및 실험- OR 게이트- OR
    리포트 | 6페이지 | 1,500원 | 등록일 2020.12.13
  • 광운대학교 전기공학실험 실험7. 디코더와 인코더 결과레포트 [참고용]
    를 응용 및 설계 하여 실용적 목적 회로 구성에 대한 연습을 진행한다.3. 실험 결과(1) 예비보고서 (1)항에 해당하는 회로를 7400 NAND gate IC만을 사용하여 구현 ... 됐으며, actvie LOW이므로 001이 정상 출력됨을 볼 수 있다. 오른쪽사진은 무관항 검증을 한 모습이며, 자세한 내용은 고찰에서 다루겠다.4. 고찰본 실험을 통해 디지털논리회로 ... 에 대해 이진코드를 다루고 디코더와 인코더의 기능적인 부분에 대해 확인할 수 있다.5. 참고문헌- 디지털논리와 컴퓨터 설계 제 5판, CH3, 디코더, 인코더 참고.Enable, valid, combination logic design참고.
    리포트 | 6페이지 | 1,500원 | 등록일 2024.01.02
  • 서울시립대 전전설2 Lab-01 결과리포트 (2020 최신)
    gate, XOR gate, 가산기 등 여러 논리회로를 디자인한 후 실제로 설계하여 실험능력을 함양한다.2. 배경이론 및 사전조사디지털 설계는 다양한 장점이 있다. 1에 대응 ... 전자전기컴퓨터설계실험Ⅱ결과리포트Lab-01 Design with TTL gates작성일: 20.09.131. 실험목적디지털 설계의 장점과 TTL gate의 특성을 이해하고 OR ... 에서도 가산기를 구현할 수 있다는 것을 알 수 있었다. 디지털 설계가 집적효율적이라는 것을 실험을 통해 다시 확인한 것이다. 실험에서 반가산기의 원리는 XOR gate와 AND
    리포트 | 15페이지 | 1,500원 | 등록일 2021.09.10
  • 시립대 전전설2 A+ 2주차 예비레포트
    . 서론1.1. 실험 목적Design Tool 상에서 Verilog HDL을 사용하여 Digital logic을 설계한다.Verilog의 Gate Primitive를 사용하여 간단 ... 전자전기컴퓨터설계실험 II예비보고서Lab-02 Data Flow Modeling과목: 전자전기컴퓨터설계실험 II담당 교수: 교수님학과: 전자전기컴퓨터공학부학번:이름:제출일:목차1 ... . 서론31.1. 실험 목적31.2. 배경이론 및 개념32. 사전 조사123. In-Lab 실험 내용 및 예상결과163.1 실험 내용163.2. 예상결과194. 참고 문헌271
    리포트 | 27페이지 | 2,000원 | 등록일 2024.09.08
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab02(결과) / 2021년도(대면) / A+
    한다.나. 실험 이론(1) ASICa. ASIC의 이해- 특정한 전자/정보통신 제품에 사용할 목적으로 설계된 비메모리 반도체 칩으로, 복잡한 큰 디지털 시스템은 앞서 소개한 TTL ... 를 이용하여 디지털 회로를 디자인 하기에 앞서 Schematic 설계를 수행해 본다. Schematic 설계는 ISE가 제공하는 여러가지 종류의 logic gate 심볼을 직접 불러와서 ... 배치하고 연결함으로써 디지털 회로를 디자인하고, Schematic 방식으로 설계한 logic을 최종적으로 FPGA Device Configuration까지 수행해서 동작을 확인
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.15
  • 실험2. 가산기 예비보고서
    함수로 만들어질 수 있다.3. 실험 예비 보고(생략) 별도 첨부4. 실험기자재 및 부품4.1 사용기기■ 디지털 멀티미터■ 전원 공급기4.2 사용부품■ AND 게이트■ OR 게이트 ... ■ NAND 게이트■ 인버터5. 실험방법 및 순서5.1 예비보고에서 설계한대로 7400계열의 NAND 게이트들을 연결하여 반가산기를 구현하라. 동작을 쉽게 확인할 수 있도록 출력 단자 ... 연산을 수행하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. 가산기는 산술 논리 장치뿐만 아니라 주소값, 테이블 색인 등을 더하는 프로세서의 한 부분으로 사용되고 있
    리포트 | 5페이지 | 1,500원 | 등록일 2022.05.26
  • 디지털 회로 실험설계 - 부울대수와 카르노맵, RS Flip Flop 실험 1
    디지털회로실험설계 예비 보고서 #2( 부울대수와 카르노맵, RS Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① 부울 대수로 논리식을 간소화하고, 실험 ... 한다.⑤ RS 플립플롭의 회로 구성과 동작을 실험한다.2. 관련이론? 부울 대수- 부울 대수(Boolean Algebra)는 영국의 수학자 조지 부울이 19세기 중반에 고안한 논리 수 ... 다.4. PSpice 시뮬레이션 회로도 및 결과- 부울대수와 카르노맵 실험ABCXY0*************00110010000101111101111111- RS Flip-Flop
    리포트 | 10페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 광운대학교 전기공학실험 실험3. 부울대수와 논리조합 결과레포트 [참고용]
    음을 놓고봤을 때 gate cost 절감은 유용하다. 디지털 논리회로에서 회로 단순화의 공학적 목적은 비용절감, 처리 속도상승 등이다.5. 참고문헌-디지털논리와 컴퓨터설계 제5판, 주요 ... 1. 실험 명부울대수와 논리조합2. 실험 개요부울대수의 기본 공리와 정리를 이해하고 논리회로로 표현하여 간단화하는 방법을 익힌다. 이때 드모르강의 정리를 이해하고 부울대수에 활용 ... 하는 방법을 숙달한다. 또한 논리조합의 기초를 익히고 대체기호 및 그 의미를 숙지하여 게이트간의 치환을 가능캐한다. 최종적으로 기본 게이트들 간의 상관관계를 이해, 숙지한다.6
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.01
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab01(예비) / 2021년도(대면) / A+
    회로, XOR 게이트 논리 회로, 반가산기 회로, 전가산기 회로를 설계실험한다.나. 실험 이론(1) CMOS- CMOS(Complementary Metal Oxide ... Pre-reportDesign with TTL Gates날짜 :학번 :이름 :1. Introduction가. 실험의 목적TTL의 특성을 이해하고 그를 활용하여 OR 게이트 논리 ... 로 상당히 커서 약 10개 의 74LS TTL을 드라이브할 수 있다.(4) 동작속도 및 소비전력- 모든 TTL 시리즈, CMOS, CMOS의 변형 모델들을 모두 망라하여 이들 디지털
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 디지털 회로 실험-논리함수의 간략화
    와 같다. 카노프 맵은 2변수, 3변수, 4변수, 및 5변수로 이루어진 모든 논리식에 적용할 수 있다. 디지털 논리 회로를 간소화하기 위한 목적은 함수의 최적화, 경제적인 설계, 동작 ... 디지털 회로실험실험4. 논리함수의 간략화1. 목적-드모르간의 정리를 실험적으로 증명한다.-카노프맵에 의한 논리함수의 간략화를 익힌다.2. 관계 이론 요약드모르간의 정리 :bar ... 있으며 디지털 논리회로를 간소화하는 방법 중의 하나이다. 부울 대수를 통해서 디지털 논리회로를 간소화할 수 있다는 것과 논리식이 간소화되면 설계에 소요될 부품의 수를 줄일 수 있
    리포트 | 11페이지 | 2,000원 | 등록일 2022.09.10
  • 디시털시스템실험 - 디코더 설계 결과보고서
    디지털 시스템 설계실험 KEEE209 전기전자전파 공학부디지털 시스템 설계실험 결과보고서디지털 시스템 설계실험 2016 전기전자공학부이름 :학번 :실험제목조합회 ... 로의 설계 및 구현실험목표①2 to 4 디코더의 구현?2 to 4 디코더를 바탕으로 한 3 to 8 디코더의 구현?3 to 8 디코더를 바탕으로 한 4 to 16 디코더의 구현?4 ... to 16 디코더와 shift and add3 알고리즘을 바탕으로 한 binary to bcd 디코더의 구현실험결과BINARY TO BCD CONVERTER 의 코드는 아래와 같
    리포트 | 4페이지 | 1,500원 | 등록일 2020.11.14
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(결과) / 2021년도(대면) / A+
    하여 Combinational Logic을 설계실험(Encoder/Decoder, Mux/Demux 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 ... 표를 가지는 논리회로를 설계하시오.a. if문 사용Source codePinPin testbench 시뮬레이션 결과 설계논리회로의 동작을 확인하는 모습- 실험 결과: 입력은 A ... 의 경우에는 F=0)b. assign문 사용Source codePinPin testbench 시뮬레이션 결과 설계논리회로의 동작을 확인하는 모습- 실험 결과: 입력은 A
    리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • 임베디드 IoT 응용실험 - VHDL을 이용한 8-bit ALU
    과제명VHDL을 이용한 8-bit ALU 설계 및 검증과제 목적1. VHDL을 사용하여 논리회로를 기술한다.2. Vivado 환경에서 작업을 한다.3. Xilinx Artix-7 ... 제출2주차 : 8-bit ALU - VHDL로 코딩 및 Xilinx FPGA tool VIVADO로 임시 시뮬레이션 → [FPGA 이용 방법은 기초회로실험_실험 12_P123 참고 ... FPGA에 porting 한다.4. Simulation 되는 VHDL source code를 제출한다.5. 동영상 제작주차별 계획1주차 : 계획 보고서 작성에 있어, 디지털 공학
    리포트 | 9페이지 | 3,000원 | 등록일 2022.04.14
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 7차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 7. 논리함수와 게이트소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.02제출날짜2023.11.021 ... 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계한다.전파 지연 시간은 논리회로가 입력신호를 받고서 출력 결과 ... 은 과정을 반복하여 tP 를 구할 수 있다.2. NAND 게이트 설계 및 특성 분석(A) VCC를 5V (논리값 1)에서 0V (논리값 0)로 단계적으로 변화시켜서 NAND 게이트
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 성균관대학교 편입학 전자전기공학부 학업계획서
    는 OO대학교에서 전기전자공학부 관련 수업으로는 반도체공학, 전자회로실험설계, 제어공학, 디지털신호처리, 통신이론, 마이크로파공학, 전기기기제어, 멀티미디어신호처리 등의 수업을 들 ... , 배전자동화설계, 컴퓨터구조론, 광전자공학, 계측공학, 논리회로, 논리회로설계실험, 수치해석 등의 수업을 듣고 싶습니다.3. 졸업 후 진로계획저는 성균관대학교 전자전기공학부 ... 었습니다. 대체로 전력, 통신 쪽 수업을 이수했습니다.2. 학업계획저는 성균관대학교 전자전기공학부에 편입학한 다음에 디지털제어, 지적재산권의이해, 고체전자물리, 무선네트워크코너스톤
    자기소개서 | 1페이지 | 3,800원 | 등록일 2023.12.05
  • 유니스터디 이벤트
AI 챗봇
2024년 11월 25일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:17 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감