소개글
가정에서 흔히 볼 수 있는 Digital Clock을 JK/FF과 논리 게이트를 이용하여 회로를 설계할 것이다. 상태천이표와 카르노맵에 의한 식의 간략화, 카운터, 동기 논리 회로 설계 등 한학기동안 배운 내용을 총 동원하여 Dgital Clock Circuit를 설계에 적용 할 것이며, 시계는 “00시 00분 00초” 로 구성되어 있으며 “12시 59분 59초”에서 다음클럭이 들어옴으로 Reset되도록 설계할 것이다. Digital Clock Circuit를 설계함으로서 수업중 배운 내용의 이해도를 파악할 수 있다.목차
1. 서론2. 목표
3. 내용
☞ 3.1 JK/FF 진리표 & 여기표
☞ 3.2 10진 카운터 (초,분의 일의 자리)
I. 3.2.1 상태 천이표 (10진 카운터
II. 3.2.2 카르노 맵을 이용한 식의 간략화
III. 3.2.3 10진카운터 회로도
☞ 3.3 6진 카운터 (초,분의 십의 자리)
I. 3.3.1 상태 천이표 (6진 카운터
II. 3.3.2 카르노 맵을 이용한 식의 간략화
III. 3.3.3 6진카운터 회로
☞ 3.4 2진 카운터
I. 3.4.1 상태 천이표 (2진 카운터
II. 3.4.3 2진카운터 회로
III. 3.4.2 카르노 맵을 이용한 식의 간략화
4. 결론
☞ 4.1 회로도
☞ 4.2 Wave
I. 4.2.1 Sec Wave
II. 4.2.2 Minute Wave
III. 4.2.3 Hour Wave
IV. 4.2.4 All Wave
5. 느낀점
본문내용
1. 서론디지털 공학은 컴퓨터 시스템 구조, 마이크로세서와 모든 제어 시스템의 기본이 되는 분야로 컴퓨터 시스템의 하드
웨어 종사자뿐만 아니라 제어 시스템 설계자에게도 필수적이다. 디지털 시스템의 응용사례는 실생활에서 쉽게 찾아
볼 수 있다.단순히 가정내를 살펴보더라도 다양한 디지털 장비를 볼 수 있다.그중 대표적으로 Digital Clock가 있
다.한 학기동안 수체계,기본 논리 게이트를 기반으로 플립플롭과 메모리까지 단계적으로 배우면서 Digital Clock 회
로를 직접 손수 제작을 해 보았다.
2. 목표
가정에서 흔히 볼 수 있는 Digital Clock을 JK/FF과 논리 게이트를 이용하여 회로를 설계할 것이다. 상태천이표와
카르노맵에 의한 식의 간략화, 카운터, 동기 논리 회로 설계 등 한학기동안 배운 내용을 총 동원하여 Dgital Clock
Circuit를 설계에 적용 할 것이며, 시계는 “00시 00분 00초” 로 구성되어 있으며 “12시 59분 59초”에서 다음클럭이
들어옴으로 Reset되도록 설계할 것이다. Digital Clock Circuit를 설계함으로서 수업중 배운 내용의 이해도를 파악할
수 있다.
☞ 3.2 10진 카운터 (초,분의 일의 자리)
디지털 시계의 구성은 00시 00분 00초 으로 구성 되어있다. 여기서 초단위와 분단위 일의자리는 9까지 카운터되고
다음클럭으로 Reset이 되기 때문에 10진 카운터를 적용하여 사용할 수 있다. 하기와 같이 상태천이표와 카르노맵을
이용한 식의 간략화를 통하여 10진 카운터를 설계하였다. 초단위의 일의자리가 9에서 다시 0으로 되돌아 갈 때 십의
자리6진카운터로 클럭을 넘겨줘야 하기 때문에10진카운터의 MSB가 High에서 Low로 떨어질 때 십의자리 6진 카
운터로 클럭을 넘겨 주었다.클럭을 넘겨줄 때,JK/FF이 High에지이기 때문에NOT 논리 게이트를 이용하였다.
참고 자료
디지털공학 교재압축파일 내 파일목록
DigitalClock_Report_Complete.pdf
Digital_Clock_Max PlusII_Complete/bcd_counter(1).cnf
Digital_Clock_Max PlusII_Complete/bcd_counter.acf
Digital_Clock_Max PlusII_Complete/bcd_counter.cnf
Digital_Clock_Max PlusII_Complete/bcd_counter.fit
Digital_Clock_Max PlusII_Complete/bcd_counter.gdf
Digital_Clock_Max PlusII_Complete/bcd_counter.hif
Digital_Clock_Max PlusII_Complete/bcd_counter.mmf
Digital_Clock_Max PlusII_Complete/bcd_counter.ndb
Digital_Clock_Max PlusII_Complete/bcd_counter.pin
Digital_Clock_Max PlusII_Complete/bcd_counter.pof
Digital_Clock_Max PlusII_Complete/bcd_counter.rpt
Digital_Clock_Max PlusII_Complete/bcd_counter.scf
Digital_Clock_Max PlusII_Complete/bcd_counter.snf
Digital_Clock_Max PlusII_Complete/bcd_counter(1).cnf
Digital_Clock_Max PlusII_Complete/bcd_counter.acf
Digital_Clock_Max PlusII_Complete/bcd_counter.cnf
Digital_Clock_Max PlusII_Complete/bcd_counter.fit
Digital_Clock_Max PlusII_Complete/bcd_counter.gdf
Digital_Clock_Max PlusII_Complete/bcd_counter.hif
Digital_Clock_Max PlusII_Complete/bcd_counter.mmf
Digital_Clock_Max PlusII_Complete/bcd_counter.ndb
Digital_Clock_Max PlusII_Complete/bcd_counter.pin
Digital_Clock_Max PlusII_Complete/bcd_counter.pof
Digital_Clock_Max PlusII_Complete/bcd_counter.rpt
Digital_Clock_Max PlusII_Complete/bcd_counter.scf
Digital_Clock_Max PlusII_Complete/bcd_counter.snf
이 자료와 함께 구매한 자료
- [디지털 시계, 회로도] 디지털시계 회로도(maxplus2) 17페이지
- [디지털실험][설계과목]디지털 시계 만들기 18페이지
- 디지털 시계 설계에 관하여 14페이지
- 디지털시계 설계 및 원리 10페이지
- 디지털 논리 게이트를 이용한 자판기 설계 제안서 4페이지