[A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험
- 최초 등록일
- 2024.05.21
- 최종 저작일
- 2022.03
- 9페이지/ 어도비 PDF
- 가격 2,500원
소개글
"[A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험"에 대한 내용입니다.
목차
I. Chapter 1. 실험 목적
II. Chapter 2. 관련 이론
1. Half Adder(반가산기)
2. Full Adder(전가산기)
III. Chapter 3. 실험 결과
본문내용
Chapter 1. 실험 목적
반도체 소자를 활용하여 반가산기의 Truth Table을 확인하고, 반가산기를 사용하여 전가산기의Truth Table을 확인할 수 있다.
Chapter 2. 관련 이론
1. Half Adder(반가산기)
반가산기는 2진수 한자리를 덧셈하여서 Carry값과 Sum의 결과를 출력한다. 구조는 출력2개와 입력2개로 구성되어 있으므로 가산기의 기본적인 기능을 수행 가능하다. 여기서 Sum은 두 Bit를 합한 것을 의미하고, Carry는 상위 비트로 올라갈 때의 자리를 올려주는 수를 의미한다. 표 1를 보면 반가산기의 진리표를 확인할 수 있다. 그리고 그림1, 그림2에서처럼 표1의 진리표의 Carry와 Sum의 결과를 확인하여..
<중 략>
2.Full Adder(전가산기)
전가산기는 반가산기에서 Carry를 입력에 추가하면 전가산기의 구조가 나온다. 각각의 bit와 전의 bit에서 올라오는 Carry의 덧셈 연산이라고 불린다. 그림3을 보면 전가산기에서 사용되는 용어가 반가산기와 비슷하지만, 다르게 Cin, Cout이 사용된다. Cin(Carry in)은 하위 Bit에서 올라오는 올림 수를 말하고, Cout(Carry out)은 상위 Bit로 올라가려는 자리 올림 수를 의미한다. Sum도 나오는데 여기선 두 Bit와 입력되었던 Carry의 합을 말한다. 표 2를 보면 전가산기의 진리표를 확인할 수 있다. 진리표의 Cout과 Sum의 결과를 확인하여 그림 4와 같은 전가산기의 회로를 만들 수 있다. 마찬가지로 실험3에서 이용하는 회로는 그림4를 참고하여 연결하여 표2와 같은 진리표의 결과를 구할 수 있다.
참고 자료
디지털 논리회로, 하재철, 현우사
디지털 논리와 컴퓨터 설계, 조영환, 사이텍 미디어