[A+]아날로그및디지털회로설계실습 8장 결과보고서
- 최초 등록일
- 2024.02.18
- 최종 저작일
- 2022.12
- 8페이지/ 어도비 PDF
- 가격 1,000원
목차
1. 서론
2. 실험 결과 및 분석
3. 결론
본문내용
(A) RS 래치
그림 11-1은 교차교합(Cross-coupled)된 두 NOR 게이트로 만들어진 순차식 회로로, RS 래치라고 불리는 기본 기억소자장치이다.
입력 R이 1일 때, 출력 Q는 ~Q의 값에 무관하게 0으로 리셋 (reset)되고, 입력 S가 0이므로 출력 ~Q는 Q값의 반대값, 즉 1이 되고, 입력 R은 리셋 입력이라 부른다. R=0, S=1인 경우를 생각해 보 면, 출력 Q는 1로 셋(set)되고 출력 ~Q는 0으로 리셋되는 것을 알 수 있으며, 따라서 입력 S를 셋 입력이라 부른다. 두 입력 R과 S 모두 0인 경우에는 현재 상태의 Q와 ~Q값을 그대로 유지하 게 된다. 위와 같이 두 개의 NOR 게이트로 이루어진 회로를 RS 래치라 부른다.
(B) RS 래치의 타이밍 특성
출력 Q는 동시에 1과 0이 될 수 없으므로 R과 S가 모두 1인 입력은 “금지된 입력”에 해당한다. 실제로 R과 S가 모두 1인 경우가 되면 두 출력 Q와 그 보수(complement)에 해당하는 ~Q가 모 두 0이 되는 것을 알 수 있으나, 이 경우는 Q와 ~Q 가 서로 반대값을 가진다는 가정에 어긋나므 로 R과 S가 모두 1인 입력은 정상운전 상태에서는 입력으로 넣지 말아야 할 금지된 경우인 것이 다.
(C) edge-triggered 플립플롭
클록신호가 0에서 1로 또는 1에서 0으로 바뀌는 순간에만 입력을 샘플링하는 것이 edgetriggered 플립플롭이다. Edge-triggered 플립플롭들은 게이트 상호 간의 작은 시간딜레이(delay) 차이를 이용하거나 다소 복잡한 회로를 구성하여 클록 신호가 바뀌는 동안만 출력이 변화하도록 되어 있다.
Rising edge에서 클록 신호가 바뀌면 positive edge triggered, falling edge에서 클록 신호가 바뀌면 negative edge triggered라고 한다.
참고 자료
없음