[A+]전자회로설계실습 실습 2 결과보고서
- 최초 등록일
- 2024.02.17
- 최종 저작일
- 2022.07
- 10페이지/ 어도비 PDF
- 가격 1,000원
* 본 문서는 PDF문서형식으로 복사 및 편집이 불가합니다.
소개글
중앙대학교 전자전기공학부 전자회로설계실습 교본의 질문을 바탕으로 작성된 내용이며, 결과보고서에 작성해야하는 항목이 교본의 contents상 4번부터 시작하기 때문에 해당 보고서도 4번부터 순서를 맞춘것을 양해바랍니다.
감사합니다.
목차
없음
본문내용
4.1 센서의 구현
4.1 Offset Voltage 측정 (DC power supply의 전압을 ±15 V로 설정한다.)
(A) Open Loop Gain: 그림 4.1의 회로를 bread board에서 구현하고 그 출력파형을 제출한다. 왜 그러한 출력이 나오는 지 그 이유를 기술한다.
실험결과 offset voltage가 증폭되어 4.23V가 출력되었다. Amplifier의 두 단자를 모두 접지하였지만, 입력단자의 미세한 신호가 매우 큰 open loop gain에 의해 증폭되었다. Open loop gain은 증폭비를 알 수 없기 때문에 offset voltage를 구할 수 없다.
(B) Offset 측정: 3.1.2 (A)에서 설계한 두 개의 증폭기의 모든 입력을 접지하고 각각 출력을 측정하여 제출한다. 이 결과를 이용하여 offset voltage를 계산하여 제출한다.
4.2 Integrator의 동작 (DC power supply의 전압을 ±15 V로 설정한다.)
(A) Miller integrator circuit을 이용한 offset voltage 측정: 입력전압을 모두 접지시키고 입력저항이 100 Ω이고 C=100 μF인 Miller integrator circuit에 스위치를 커패시터에 병렬로 연결하여 스위치가 끊어지는 순간 5초 후의 출력전압을 DMM을 이용하여 기록하고 출력전압을 통해 offset voltage를 구한다.
(B) Basic performance: 3.2.2 (A)에서 설계한 적분기를 구현하고 RF가 클 때, 적당할 때, 작을 때 나타나는 파형을 제출한다. PSPICE 입출력, 측정 입출력파형을 제출하고 오차와 그 원인을 기술한다.
실험에서는 가변저항을 530Ω에 가까운 500Ω정도로 맞추어 입력저항으로 연결하였다. 이에 따라 Function generator는 2Vpp로 설정되어 있기 때문에 FG내부저항 50Ω과 입력저항 500Ω의 비율에 맞춰 계산
참고 자료
없음