실험14_전자회로실험_예비보고서_캐스코드 증폭기
- 최초 등록일
- 2024.01.09
- 최종 저작일
- 2023.10
- 5페이지/ MS 워드
- 가격 2,500원
소개글
"실험14_전자회로실험_예비보고서_캐스코드 증폭기"에 대한 내용입니다.
실험 보고서 작성으로 A+ 점수 받았습니다.
좋은 참고 자료로 사용하세요!
목차
1.제목
2.실험절차
3.실험에 대한이론-예비보고사항
본문내용
1. 제목
- 캐스코드 증폭기
2. 실험 절차
<캐스코드 증폭기>
실험회로 1에서 V_DD 값을 12V, V_sig값을 0V, V_GG값을 6V, V_GG 값을 2V로 두고, V_b1 값을 4V로 두고 R_GG 저항 값이 2kΩ인 경우 v_0의 DC 값이 5V가 되도록 하는 R_D 값을 결정한다. 이 경우 MOSFET의 각 단자들의 전압(V_D1,V_G1,V_S1,V_D1,V_G1 〖,V〗_S2) 및 전류(I_D)를 구하고, 표에 기록한다. 각 단자들의 전압을 바탕으로 M_1, M_2 포화 영역에서 동작 하는지 확인하시오.
V_sig값을 0V, V_GG 전압을 0V, 12V, 3V~9V는 500mv 간격으로 변화시키면서 v_O 의 DC 전압을 측정하여 표에 기록하고, 입력-출력 전달 특성 곡선을 그리시오.
포화 영역에서 회로가 동작하는 경우 M_1, M_2,의 트랜스 컨덕턴스 g_m값, 출력 저항 r_0를 구하여 표에 기록하시오. 이를 이용하여 소신호 등가회로를 그리고, 실험회로 1의 캐스코드 증폭기 회로의 이론적인 전압 이득을 구하시오.
전압 이득이 40V/V 이상 나오는지 보기 위해 입력에 10kHz의 0.01V_(P-P) 정현파의 입력 전압을 인가한다. 이때 캐스코드 증폭의 입력 - 출력 전압의 크기를 표에 기록하여 전압 이득을 구하고, 크기와 위상을 고려하여 V_sig, 입력전압, 출력 전압 파형을 캡처하여 기록하라.
참고 자료
없음