본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
미리보기
소개
"홍익대 디지털논리실험및설계 9주차 예비보고서"에 대한 내용입니다.
목차
1. 실험 준비
2. 실험 결과
본문내용
1.1 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하고 MR’의 역할에 대하여 설명하시오. 왜 입력이 A와 B로 나누어져 있는지 설명하시오.
8-bit Serial-in Parallel-out Shift Register 74164의 회로도이다. MR’는 D Flip-flop의 clear과 연결되어, 회로를 reset 시킨다. 즉, 강제로 0을 출력하게 한다. Active-LOW 이므로 MR’이 0이 되면 모든 Q값이 0을 출력하고, 1이 되면 정상적인 Shift Register으로 작동한다.
입력은 D Flip-flop과 다르게 A와 B로 나누어져 있다. 그 이유는 A와 B 중 하나의 입력을 Enable처럼 이용하기 위해서이다. 만일 A에 GND를 연결한다면 B에 무슨 값이 입력되더라도 D는 0을 입력받아 0을 출력할 것이다.
자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
파일오류
중복자료
저작권 없음
설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우