한양대 Half adder & Full adder
- 최초 등록일
- 2023.03.21
- 최종 저작일
- 2022.03
- 5페이지/ 어도비 PDF
- 가격 2,000원
소개글
"한양대 Half adder & Full adder"에 대한 내용입니다.
목차
1. Chapter 1. 실험 목적
2. Chapter 2. 관련 이론
3. Chapter 3. 실험 결과
본문내용
Chapter 1. 실험 목적
OR, NOT, AND, XOR 등 다양한 gate들을 활용해 반가산기의 회로를 구성해본다.
또한, 반가산기 두 개로 전가산기를 만들 수 있다는 특성을 이용해 설계한 뒤 회로에 구성해보고 Truth Table을 확인해본다.
Chapter 2. 관련 이론
지금까지 사용해왔던 74LS08, 04 등 소자들은 디지털IC 라고 하는 디지털 회로이다.
IC는 디지털 회로와 아날로그 회로로 나눌 수 있다.
IC는 Integrated Circuit로 단일 실리콘 칩 상에 만들어지는 하나 또는 그 이상의 게이트의 모임이다.
아날로그 회로는 연속적으로 범위 내에서 연속되는 값을 나타낸다.
반면에, 우리가 사용하는 디지털 회로는 불연속적이고 범위 내에서 일정한 값만 나타낸다. 항상 동일한 결과를 도출해내며 결과의 재생산성이라는 특징을 지니고 있고, 설계가 다른 무엇보다 용이하다. 빠른 스위칭과 연산으로 속도도 매우 빠른 등 많은 장점이 있다.
이번 실험 제목에서 알 수 있듯, 반가산기 (Half adder)과 전가산기 (Full adder)는 필수 개념이기에 잘 알고 있는 것이 중요하다.
반가산기와 전가산기는 가산기의 한 종류인데, 가산기는 덧셈 연산을 해주는 장치이다. 덧셈 연산은 뺄셈 연산은 2의 보수로, 덧셈을 수 차례 연달아서 진행하면 곱셈 연산, 덧셈으로 구현한 뺄셈으로 나눗셈 연산을 표현할 수 있기에 매우 중요한 연산이다.
참고 자료
없음