1. 실험 개요
2. 실험 기자재 및 부품
3. 배경이론
4. 실험회로 및 PSpice 시뮬레이션
5. 실험절차
6. 예비 보고사항
본문내용
1 실험 개요
차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스(bypass) 및 커플링(coupling) 커패시터를 사용 하지 않고도 증폭 회로를 바이어싱하거나 다단 증폭기의 각 단을 용이하게 커플링할 수 있으므로, 집적회로의 제작 공정이 좀더 용이하여 널리 사용되고 있다. 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다.
2 실험 기자재 및 부품
1. DC 파워 서플라이
2. 디지털 멀티미터
3. 오실로스코프
4. 함수 발생기
5. 2n7000(NMOS) (4개)
6. 저항
<중 략>
예비 보고 사항
(1) 증폭회로를 구성하기 위해서 우선 MOSFET , 에 인가할 공통 모드 전압을 결정해야 한다. 증폭 회로에 사용하는 NMOS는 이전 실험들([실험 16] ~ [실험 18])과 동일한 소자를 사용한다. 이 소자에 대한 정보를 바탕으로 인가하고자 하는 전압값을 포함하는 공통 모드 전압(common mode voltage)의 범위를 결정하시오.
: = +-, = +++이므로 = 3V, = 10V, = 1k, = 0V, = 40-3 = 37V가 된다. I값과 값을 알 수 없으므로 문자로 표시하고 구하면 = 3 + 10 - 0.5I = 13 - 0.5I 이고 = 0 + + 3 - 37 = - 34가 된다.
(2) 예비 보고 사항 (1)의 과정과 같이 공통 모드 전압의 범위를 결정하면 정전류원 가 제공하는 정전류의 값을 결정할 수 있다. 실험에서는 정전압원과 NMOS, 저항이 제공된다. 전류 거울을 사용하여 위의 과정에서 결정한 값의 전류를 공급하는 정전류원 회로를 설계하시오. 이때 정전류원 회로의 입력 저항도 계산하시오.
: 최대 = 40V, = 3V 이므로 -56.57V < V < 56.57V, = ()()가 된다. 정전류원 회로의 입력 저항은 무한대이다.
자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
파일오류
중복자료
저작권 없음
설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우