"[기초전자실험 with pspice] 08 테브난의 정리 예비보고서 <작성자 학점 A+>"에 대한 내용입니다.
목차
1. 실험목적
2. 이론 요약
3. 실험 내용
4. PSpice 시뮬레이션
5. 결과 예측
참고문헌
본문내용
복잡한 회로에서 전압이나 전류를 구하려면 여러 개의 회로 방정식을 만들고 이를 푸는 번거로운 작업을 거쳐야 하는데, 이런 경우 테브난의 정리나 노턴의 정리를 적용하여 복잡한 회로를 간단한 등가회로로 바꾸어 전류와 전압을 쉽게 구할 수 있다. 테브난의 정리는 ‘전원이 포함된 회로망은 하나의 등가전압 및 직렬로 연결된 등가저항으로 바꿀 수 있다’로 정의된다. 이렇게 만들어진 회로를 테브난 등가회로라 한다. 테브난 등가회로를 만들 때 전압원과 저항이 직렬로 연결되게 만드는데, 이는 전압분배법칙은 직렬연결에서 사용되기 때문에 직렬로 등가회로를 만들면 외부에 연결되는 저항에 걸리는 전압의 크기를 구할 수 있기 때문이다.
자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
파일오류
중복자료
저작권 없음
설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우