전자회로실험 제11판 예비보고서 실험19(공통 이미터 증폭기 설계)
- 최초 등록일
- 2022.03.19
- 최종 저작일
- 2021.11
- 14페이지/ 한컴오피스
- 가격 2,500원
소개글
"전자회로실험 제11판 예비보고서 실험19(공통 이미터 증폭기 설계)"에 대한 내용입니다. A+ 보고서 입니다. 이론부터 실습, multisim, pspice 컴퓨터 실습 내용 3가지 모두 작성된 보고서입니다.
예비보고서 작성은 물론, 결과보고서 작성에도 도움이 많이 될거라 확신합니다^^
실험17, 18회차는 부득이하게 "컴퓨터 실습" 결과를 기재하지 않았습니다. 19회차는 컴퓨터 실습 결과까지 모두 작성해 놓았습니다~
목차
1. 실험 개요
A. 실험 목적
B. 실험을 통하여 확인하고자 하는 내용
2. 이론
3. 실험 방법 및 절차
본문내용
1. 실험 개요
A. 실험 목적
1) 공통 이미터 증폭기를 설계, 구성하고 시험한다.
2) 직류 바이어스와 교류 증폭값을 계산하고 측정한다.
3) Pspice 프로그램을 이용해 주어진 조건에서 공통 이미터 증폭기를 설계한다.
B. 실험을 통해 확인하고자 하는 내용
1) 공통 이미터 증폭기 파라미터 값
2) 공통 이미터 회로 구성 및 테스트
2. 이론
공통 이미터 증폭기
공통 이미터 증폭기는 이미터(Emitter) 단에 Bypass capacitor로 인해서 교류일 때 이미터와 접지가 연결되어 있는 회로다. 입력은 베이스(Base)로, 출력은 컬렉터(Collector)로 공급되는 회로로, 높은 증폭률을 장점으로 가진다. 회로도는 아래 그림과 같다.
커패시터 C1과 C2는 직류 신호를 차단하는 역할을 한다. 저항 Rc는 출력 신호가 전원 공급기로 단락되어 없어지지 않도록 유지하는 역할을 해준다. 공통 이미터(CE) 회로로 들어오는 신호는 C1을 통해서 들어오며, 베이스 전류 값을 변화시킨다. 베이스 전류의 작은 변화는 곧 컬렉터 전류의 큰 변화를 일으킨다. 이 전류가 Rc를 통해 흐르면서 저항 양단의 직류 전압 변화를 가져온다.
이 실험에선 그림 19.1과 같은 공통 이미터 증폭기를 설계한다. 먼저 설계과정에서 필요한 트랜지스터 규격과 회로의 동작 조건을 상세히 정의한다. 그림 19.1에 이미터 저항 Re가 완전히 바이패스(bypass)된 전압 분배기 증폭기가 나왔다. 예비보고서에선 p-spice , multisim tool을 활용해 설계를 수행하고 테스트하는 과정을 작성한다. 2N3904(또는 등가) 트랜지스터를 사용하며, 설계 규격은 아래와 같다.
참고 자료
없음