3. Chapter 3. 결론 및 Discussion
1)측정값 분석
2) 결론 및 오차원인에 대한 고찰
4. Chapter4. 참고 문헌(Reference)
본문내용
◎ 연산 증폭기 (Operational Amplifier)
연산 증폭기는 집적회로(IC) 칩이며 하나의 작은 패키지 형태로 되어 있는데 25개의 트랜지스터와 12개의 저항이 포함되어 있고 5개 이상의 단자가 나와 있어서 외부의 회로에 연결할 수 있다.(그림1.a,b) 대부분 IC는 여러 개의 연산 증폭기를 포함한다. 출력 단자 이외에도 입력 단자 2개와 기타 제어용 단자가 있어서 연산 증폭기에 전력을 공급해 주거나 연산 증폭기를 나타내기 위해 사용하는 기호는 그림 2.a와 같다.
그림2.b와 같은 회로에서 2개의 입력 단자는 왼편에 있으며 오른쪽 단자 1개가 출력 단자이다. +기호가 있는 단자는 반전되지 않은 입력 또는 비반전 입력을 나타내고 -기호가 있는 단자는 반전된 입력을 표시한다.
이상적인 연산 증폭기의 특성은 다음 두 가지 특별한 규칙에 근거를 두고 있다.
이상적인 연산 증폭기의 규칙
1. 두 입력 단자로 흘러 들어가는 전류는 없다(즉, 입력 단자에 유입하는 전류는 0이다).
2. 두 입력 단자의 전압은 동일하다.
연산 증폭기 회로의 출력은 언제나 그 입력의 종류에 따라 좌우된다. 연산 증폭기를 해석하는 목표는 출력을 입력의 함수로 표현하는 것이다.
◎ 반전 증폭기 (Inverting Amplifier)
그림3은 Inverting Amplifier라고 한다. 입력 전압원에서 시작하여 KVL을 적용하여 해석한다. 라고 표시한 전류는 저항 과 를 통해서만 흐르는데 이유는 연산 증폭기의 규칙에 따라 (-)입력 단자로는 흐르는 전류가 0이기 때문에 따라서 다음과 같은 Volt Eqation을 얻는다.
참고자료
· Introduction to Electric Circuit 9th Edition, 회로이론 [9판] - Richard C.Dorf / James A. Svoboda
· FLOYD 기초회로실험[9판] -David M. Buchla
· 회로실험교재 PDF
자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
파일오류
중복자료
저작권 없음
설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우