아주대학교 논리회로실험 / 6번 실험 Latch & Flip_Flop 예비보고서
- 최초 등록일
- 2021.07.20
- 최종 저작일
- 2020.11
- 5페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"아주대학교 논리회로실험 / 6번 실험 Latch & Flip_Flop 예비보고서"에 대한 내용입니다.
목차
1. 회로 결선도
2. 실험 목적
3. 실험 도구 및 소자
4. 실험 이론
5. 실험 과정 및 예상 결과
6. 참고 문헌
본문내용
1. 회로 결선도
※ 이때, 다이오드 출력에는 저항이 연결되어 있음을 가정한다.
2. 실험 목적
본 실험에서는 이전까지와는 달리 순서 논리회로들을 다룬다. 정확히는 플립플롭과 래치에 대해 다루는데, 해당 소자들은 현재의 입력의 조합과 입력이 인가되는 시점의 회로 상태에도 영향을 받는 순서 논리회로인데, 클록의 사용유무에 따라 그 특성이 달라진다. 이에 이들의 구동원리와 이론과의 합치여부를 확인하는 것을 목적으로 한다.
<중 략>
4. 실험 이론
Latch (래치)
S-R 래치 출력
회로도
S-R 래치 진리표
래치 회로는 일반적인 플립플롭 회로와 달리 클록을 사용하지 않는 쌍안정 회로 (전기적으로 서로 다른 2개의 안정된 상태를 가지고 있는 상황에서 특정 자극에 의해 안정 상태에서 다른 안정 상태로 전이하는 회로) 다. 래치 회로는 궤환 기능이 있어 기본적으로는 플립플롭 회로와 같은 기능을 수행하나, 클록을 사용하지 않는다는 점에서 비동기식 순서 논리회로다. 단, 좀 더 정확히는 클록 신호가 1이 아니면 작동하지 않는다. 본 실험에서는 S-R, J-K, D등 다양한 래치와 플립플롭을 다루는데, 대표적인 예라고 할 수 있는 S-R 래치는 S(Set)과 R(Reset) 기능을 수행한다고 볼 수 있는데 입력 S와 R에 따라 모두 0인 경우 이전의 신호를 유지하고 R만 1인 경우 0, S만 1인 경우 1, 모두 1인 경우 1이 출력된다.
참고 자료
아주대학교 논리회로 실험 강의 노트 (2020)
임석구 외 1인 공저, 『디지털 논리회로 (이론, 실습, 시뮬레이션)』, 제 2판, 2009 .p336-387
wikipedia, (2020.10.02.), (2020.10.02.), ‘Latch’, https://en.wikipedia.org/wiki/Latch
wikipedia, (2020.10.02.), (2020.10.02.), ‘Flip-Flop’, https://en.wikipedia.org/wiki/Flip-Flop
ALLDATASHEET, (2020.10.02.), (2020.10.02.),
‘74HC04’, https://www.alldatasheet.co.kr/view.jsp?Searchword=74HC04
‘74HC00’, https://www.alldatasheet.co.kr/view.jsp?Searchword=74HC00
‘74HC76’, https://www.alldatasheet.co.kr/view.jsp?Searchword=74HC76
‘74HC10’, https://www.alldatasheet.co.kr/view.jsp?Searchword=74HC10
‘74HC74’, https://www.alldatasheet.co.kr/view.jsp?Searchword=74HC74