아주대 논리회로실험 실험3 가산기 & 감산기 예비보고서
- 최초 등록일
- 2021.05.07
- 최종 저작일
- 2020.09
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
2020년 2학기 논리회로실험 A+ 받은 예비보고서입니다.
목차
1. 실험 목적
2. 실험 소자
1) 74HC○○칩
3. 실험 이론
1) 반가산기
2) 반가산기
3) 반감산기
4) 전감산기
4. 회로 결선도
5. 실험 과정
1) 실험1. 반가산기
2) 실험2. 전가산기
3) 실험3. 반감산기
4) 실험4. 전감산기
6. 예상 결과
1) 실험1. 반가산기
2) 실험2. 전가산기
3) 실험3. 반감산기
4) 실험4. 전감산기
7. 참고문헌
본문내용
1. 실험 목적
- 논리회로를 이용하여 가산기와 감산기를 구성해본다.
- 가산기와 감산기의 구조, 동작원리를 이해한다.
2. 실험 소자
1) 74HC○○칩
- 74HC시리즈의 74는 TTL IC를 의미하고, HC는 High Speed CMOS의 약자로 CMOS 논리만을 사용하는 시스템의 사용에 최적화되어 2-6V 사이의 모든 전원전압을 사용할 수 있다. 높은 전압의 경우 고속동작을 위해, 낮은 전압의 경우 저전력 소모를 위해 사용된다.
- 74HC04
다음 그림은 74HC04칩의 IC Gate 구성도이다. IC Gate 구성도를 확인하면 한 개의 입력(An)을 가진 NOT Gate 6개로 구성되어있고, 입력값에 해당하는 output의 결과를 Yn에 해당하는 핀에 출력한다. 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14핀은 회로를 동작시키기 위한 전원이 들어간다. 핀1번에 들어오는 input값의 결과를 핀2번에 출력하고, 핀3번에 들어오는 input값의 결과를 핀4번에 출력, 핀5번에 들어오는 input값의 결과를 핀 6번에 출력, 핀9번에 들어오는 input값의 결과를 핀 8번에 출력, 핀11번에 들어오는 input값의 결과를 핀 10번에 출력, 핀13번에 들어오는 input값의 결과를 핀 12번에 출력하는 구성을 하고 있다.
참고 자료
John F. Wakerly, (2006). 디지털 디자인 Fourth Edition (김도현, 역). 경기도: 사이텍미디어. (원서출판 불명). p141(CMOS 논리군).
위의 책, p405~406(반가산기, 전가산기)
위의 책, p407~408(감산기, 전감산기)
논리회로실험 실험3 강의노트
74HC Series[웹사이트]. (2020.09.21.). URL: https://www.futurlec.com/IC74HC00Series.shtml