2. 설계 이론 및 실험 부품 datasheet
1) CD4007 MOS Array Pin
2) 캐스코드 증폭단
3. 설계 검증 내용
1) MOSFET 특성 측정
2) 캐스코드 증폭단 회로 설계
4. 예상 결과
1) MOSFET 특성 측정
2) 캐스코드 증폭단 설계
5. 참고문헌 및 출처
본문내용
2. 설계 이론 및 실험 부품 datasheet
1) CD4007 MOS Array Pin
-여러 개의 N-MOS와 P-MOS가 하나의 칩으로 구성되어있어 편리하고 DC offset의 효과를 배제할 수 있는 장점이 있다.
-입력 신호가 왜곡 없이 증폭되어 컬렉터 전류로 나오는 장점이 있지만, 입력 전류와 무관하게 바이어스 전류가 항상 흐르게 되어 DC 전력소비가 커서 전력 효율이 낮다.
2) 캐스코드 증폭단
-캐스코드는 기본적으로 출력 임피던스를 증가시켜 증폭을 크게 하는 역할을 한다.
-전압이득은 출력 임피던스가 증가하면 비례하여 증가하므로 캐스코드를 이용하면 안정적으로 증폭된 결과를 얻을 수 있다.
-오른쪽 회로에서 R_L이 open이라고 가정하면 V_out에서 본 출력 임피던스는 N-MOS가 한 개일 때보다 2개를 연달아 이으면 출력 임피던스가 훨씬 커진다.
3. 설계 검증 내용
1) MOSFET 특성 측정
a) CMOS array를 사용하여 그림과 같이 회로를 연결한다.
b) V _{DS} =0.5V일 때, V_GS전압을 변화시키면서 I_DS를 측정한다.
c) V _{GS} =1V,``2V일 때, V _{DS}전압을 변화시키면서 I _{DS}를 측정한다.
참고자료
· Behzad Razavi (2009). 「Fundamentals of Microelectronics」. LA : WILEY
· http://blog.naver.com/paval777
· https://en.wikipedia.org/wiki/Current-feedback_operational_amplifier
자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
파일오류
중복자료
저작권 없음
설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우