본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
미리보기
소개
부산대학교 응용전기전자실험 A+ 예비보고서입니다.
목차
1. 정전압 회로에 대해 조사하시오.
2. 정전류 회로에 대해서 조사하시오.
3. 정전압 IC칩 7805에 대해 조사하시오.
4. Full-wave Rectifier의 저항성 부하일 때 출력전압에 대한 그래프를 그리시오.
5. 평활회로의 정의를 설명하고, 회로를 간단하게 나타내시오.
본문내용
: 입력 전압이나 부하가 변동하여도 출력 전압은 항상 일정하게 유지하는 회로를 정전압 회로라고 한다. 제어 소자가 입력과 출력에 대하여 직렬로 접속될 경우 직렬형, 병렬로 접속될 경우 병렬형이라 하며 연속 제어 방식이라고도 한다. 정밀도는 높지만 효율은 40 ~ 50%로 저조하다.
그 예로 가변 안정화 회로가 있다
이 회로는 직렬 제어형으로 궤환회로를 가진 안정화 회로 및 구성도이며 출력전압이 저하하면 상승하고 저하하도록 조정되는 궤환회로를 가지며 출력 전압이 안정화되고 큰 출력 전류를 부하에 공급할 수 있는 회로이다.
부하 전류가 증가하여 출력전압이 저하할 때 위 회로의 동작은 다음과 같다. Vo가 Q2의 VB2도 CR의 분압 비에 의해 감소한다. VBE2는 기준 전압 VZ가 일정하므로 VBE2 = VB2 – CZ에서 VBE2가 감소하고 Q2의 베이스 전류 C가 감소한다. 따라서 Q2의 컬렉터 전류 IC2가 감소하고 R3에 흐르는 전류 I가 감소하므로 그 전압 강하량만 Q1의 베이스 전압 VBE1이 증가한다. Q1의 베이스 전류 IB1이 증가하고 컬렉터 전류 IC1도 증가한다. 이것은 Q1의 내부등가저항이 감소하여 VCE1이 감소하기 때문이다. VO = Vi-VCE1이므로 VCE1이 감소하면 그 감소량만큼 VO가 증가하여 최초의 전압 저하를 막는 것이 된다.
자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
파일오류
중복자료
저작권 없음
설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우