실험6예비 Latch&FF
- 최초 등록일
- 2014.05.13
- 최종 저작일
- 2013.12
- 5페이지/ 한컴오피스
- 가격 2,000원
목차
1. 목적
2. 이론
3. 사용 부품
4. 요약
5. 출처
본문내용
1. 목적
- 여러 종류의 flip-flop을 구성하여 그 동작 특성을 알아본다.
- 반도체 memory의 기본적인 동작 원리를 알아본다.
- R-S Flip Flop뿐 아니라 T Flip Flop도 구현해본다.
- 주종형 R-S Flip Flop을 구성하여 Level Triggering의 문제점을 해결하여 본다.
- Flip-Flop 동작시간보다 clock pulse의 지속시간이 길면, 여러 차례 동작이 일어날 수 있다. 이를 방지하려면 clock pulse의 시간이 충분히 길어야 하는데, 실험환경에서 clock이 어느 정도가 적당할 지 Oscilloscope를 이용하여 측정하고 계산해본다.
- Clock과 관련하여 Propagation Delay와 Transition time이 Latch와 Flip-Flop에 얼만큼의 영향을 미치는 지 확인해본다.
- RAM은 기억 능력을 지닌 Flip Flop을 조합하여 만든다. RAM은 컴퓨터에 읽고 쓸 수 있는 능력을 부여함으로써 엄청난 성능 향상을 불러왔다. 일상 생활에서의 예를 찾아 적용해본다.
2. 이론
1) Latch
하나 이상의 비트들을 저장하기 위한 디지털 논리회로이다. 시간적으로 변화하는 레지스터 및 카운터, 데이터 신호 버스상의 디지털 정보를 원하는 시각에 판독하여 등록하는 동작을 하게 끔 해준다. Latch는 하나의 데이터 입력, 하나의 클럭 입력 그리고 하나의 출력을 갖는다. 클럭 입력이 활성화되면, 입력되고 있는 데이터가 입수되어 저장되고, 즉시 또는 클럭 입력이 비활성화될 때 출력 측으로 전달된다. 즉 클록 펄스의 상승 시각에서 표본화되어 입력되고 다음 클록 펄스까지 그 이후의 입력에 관계없이 출력이 보존된다. 출력은 클럭이 다시 활성화될 때까지 그 값을 유지한다.
참고 자료
http://en.wikipedia.org/wiki/Latch_(electronics)
http://en.wikipedia.org/wiki/Random_Access_Memory
http://en.wikipedia.org/wiki/Static_random-access_memory
http://terms.naver.com/entry.nhn?docId=796256&cid=388&categoryId=388
Scientific&Academic Publishing
http://article.sapub.org/10.5923.j.optics.20110101.02.html
IC 74HCXX Family 정리 노트
200922284 김*현 2011.10.31.일자 보고서
DIGITAL DESIGN Principles And Practices(Fourth Edition/ John F. Wakerly), 논리회로실험