1. 서론
임베디드 시스템은 SoC 시스템은 목적에 특화된 제작이 가능함으로서 사회전반에 걸쳐 많은 용도로 사용되고 있다. 특히, 스마트폰 및 태블릿PC 인기와 더불어 이제 SoC시스템은 PC의 영역까지 넘보고 있는 상황이다. 이에 가장 많이 사용되는 RISC시스템인 ARM9 Core가 사용된 Altera社의 Excaliber를 이용하는 디지털 시계를 직접 구현해 보았다.
2. 설계목표
Verilog HDL를 이용한 시계코드의 작성부터 포팅을 통한 동작의 확인을 목표로 잡았다. 세부 기능으로는 기본적인 카운터 기능과 시,분의 변경 기능을 추가로 하였다.
하이퍼터미널을 통한 입력을 받고 세그먼트의 출력을 통해서 결과를 확인한다.
추후에, 시, 분의 변경은 클럭과 동기화하여서 추후에 키패드를 사용할 때에는 버튼을 누르고만 있으면 시, 분의 변경이 가능하도록 기능 설정을 하였다.
임베디드 시스템은 SoC 시스템은 목적에 특화된 제작이 가능함으로서 사회전반에 걸쳐 많은 용도로 사용되고 있다. 특히, 스마트폰 및 태블릿PC 인기와 더불어 이제 SoC시스템은 PC의 영역까지 넘보고 있는 상황이다. 이에 가장 많이 사용되는 RISC시스템인 ARM9 Core가 사용된 Altera社의 Excaliber를 이용하는 디지털 시계를 직접 구현해 보았다.
2. 설계목표
Verilog HDL를 이용한 시계코드의 작성부터 포팅을 통한 동작의 확인을 목표로 잡았다. 세부 기능으로는 기본적인 카운터 기능과 시,분의 변경 기능을 추가로 하였다.
하이퍼터미널을 통한 입력을 받고 세그먼트의 출력을 통해서 결과를 확인한다.
추후에, 시, 분의 변경은 클럭과 동기화하여서 추후에 키패드를 사용할 때에는 버튼을 누르고만 있으면 시, 분의 변경이 가능하도록 기능 설정을 하였다.
목차
1. 서론
2. 설계 목표
3. 시계 구조
4. 검증
5. 고찰
6. 참고문헌
7. 소스 코드
자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
파일오류
중복자료
저작권 없음
설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우