
총 26개
-
전자공학실험 6장 공통 이미터 증폭기 A+ 예비보고서2025.01.131. BJT 소신호 등가회로 BJT 소신호 등가회로는 트랜지스터의 선형적인 증폭을 얻기 위해 소신호 AC 전압을 입력 전압으로 하는 등가 회로 모델이다. 컬렉터 전류 i_c는 g_m에 비례하며, 소신호 출력 전압 v_o의 크기는 r_o에 비례한다. 따라서 r_o는 컬렉터 전류에 반비례한다. 2. 공통 이미터 증폭기의 동작 원리 공통 이미터 증폭기에서 입력 v_I는 베이스-이미터 전압 v_BE이고, 출력 v_0는 컬렉터-이미터 전압 v_CE이다. 베이스-이미터 사이의 소신호 입력 전압에 비례하는 전류가 컬렉터에 흐르고, 이 전류가 출...2025.01.13
-
전자공학실험 12장 소오스 팔로워 A+ 예비보고서2025.01.131. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 소오스 팔로워 회로에서 입력은 게이트 단자에 인가되고, 출력은 소오스 단자에서 감지된다. 드레인 단자가 공통이므로, 공용 드레인 증폭기라고 할 수 있다. 출력 신호가 입력 신호를 따라가기 때문에 소오스 팔로워'라는 용어를 더 많이 사용한다. 또한, 출력 신호의 DC 레벨이 입력 신호의 DC 레벨에서 Vas...2025.01.13
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
전자공학실험 13장 공통 게이트 증폭기 A+ 예비보고서2025.01.131. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대이다. 공통 게이트 증폭기의 입력 임피던스는 매우 작으며, 전압을 받아들이는 용도보다는 전류를 받아들이는 용도로 많이 사용된다. 실험을 통해 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스를 측정하...2025.01.13
-
Voltage Divider 회로 실험 결과 보고서2025.01.031. Voltage Divider 이 실험에서는 Voltage Divider 회로를 구성하여 입력 전압(Va)과 출력 전압(V)의 관계를 옴의 법칙을 통해 확인하였습니다. 또한 Voltage Adder 회로를 통해 중첩의 원리를 확인하였고, Capacitor를 이용한 Voltage Divider 회로에서 Capacitor의 리액턴스가 저항의 역할을 대신한다는 것을 알 수 있었습니다. 마지막으로 멀티미터의 입력 임피던스가 측정값에 영향을 미치는 것을 확인하였습니다. 1. Voltage Divider A voltage divider i...2025.01.03
-
중앙대 전자회로설계실습 결과보고서12025.01.121. Op Amp를 이용한 Amplifier 설계 이번 설계실습에서는 Inverting Amp와 Non-Inverting Amp를 직접 설계하고, pspice로 예상한 이론값과 실습을 통해 측정한 값을 비교해 보았습니다. 실험을 통해 Inverting Amp의 gain을 10으로 설계하였고, 그에 따른 입력전압과 출력전압이 거의 일치하는 것을 확인할 수 있었습니다. 또한 주파수가 증가할수록 voltage gain이 감소하는 Low Pass Filter의 특성을 갖고 있음을 확인할 수 있었으며, 입력전압이 줄어들었을 때 출력 전압 역...2025.01.12
-
전자회로실험 과탑 A+ 결과 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기 회로의 입력과 출력 특성, 전압 이득, 위상 반전 특성, 응용 분야 등을 설명하였다. 실험을 통해 R_D 값 변화에 따른 회로 성능 변화, 입력 전압 변화에 따른 출력 전압 특성, MOSFET의 동작 영역 변화 등을 확인하였다. 또한 전압 이득 측정 실험을 통해 공통 게이트 증폭기의 증폭 특성을 이해할 수 있었다. 2. MOSFET 특성 공통 게이트 증폭기에서 MOSFET의 트랜스컨덕턴스, 출력 저항 등 소신호 파라미터를 측정하고, 이를 이용하여 이론적인 전압 이득을 계산하였다. MOSF...2025.01.29
-
전자회로설계 및 실습1_설계 실습1. Op Amp를 이용한 다양한 Amplifier 설계_결과보고서2025.01.221. 센서 출력 신호 증폭 본 실험에서는 출력저항이 큰 센서의 출력신호를 증폭하기 위해 Inverting, Non-inverting, Summing Amplifier를 설계, 구현, 측정, 평가하였다. 센서 출력 신호를 10 kΩ 저항과 Function Generator를 이용하여 구현하고, 오실로스코프로 측정한 결과 예상과 다른 출력 전압이 나왔다. 이는 실제 저항값과 이론값의 차이로 인한 것으로 분석되었다. Inverting Amplifier와 Non-inverting Amplifier를 설계하고 측정한 결과, 저항값 차이로 인...2025.01.22
-
전자회로실험 과탑 A+ 예비 보고서 (실험 11 공통 소오스 증폭기)2025.01.291. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 NMOS의 소신호 등가회로는...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29